基于Virtuoso的集成电路版图设计.docx

资料分类:管理学院 上传会员:一点点 更新时间:2019-05-25
需要金币1000 个金币 资料包括:完整论文 下载论文
转换比率:金额 X 10=金币数量, 例100元=1000金币 论文字数:9670
折扣与优惠:团购最低可5折优惠 - 了解详情 论文格式:Word格式(*.doc)

摘要:集成电路设计的关键环节之一就是集成电路版图设计,所谓版图设计,就是按照电路的要求和一定的工艺参数,设计出元件的图形并进行排列互连,从而设计出一套供IC制造工艺中使用的光刻掩膜版的图形。

本课题主要通过Virtuoso版图编辑器完成CMOS集成电路版图设计的学习,掌握Virtuoso的使用方法及版图设计的技巧,进而完成数字电路模块DFF、模拟电路模块OP的完整版图设计,并根据相关验证文件完成DRC、LVS验证,最终产生可以送交供集成电路制造用的GDS数据。

关键字:集成电路  版图设计  Virtuoso

 

目录

摘要

Abstract

1.绪论-1

1.1 课题背景-1

1.2 主要任务-2

2.CMOS集成电路版图设计基础知识-2

2.1 CMOS工艺主要流程-2

2.2 CMOS的电路图、版图及剖面图对比-5

2.2.1 CMOS电路图-5

2.2.2 CMOS版图-6

2.2.3 CMOS剖面图-7

2.3 Virtuoso工具使用的简介-7

2.4 CMOS版图设计步骤详解-10

2.5 小结-12

3.版图设计实例-13

3.1 数字模块DFF的版图设计-13

3.1.1 DFF电路图分析-13

3.1.2 DFF版图的设计-13

3.1.3 数字模块版图的设计技巧总结-15

3.2 模拟模块OP的版图设计-16

3.2.1 OP电路图分析-16

3.2.2 OP版图的设计-17

3.2.3 模拟模块版图的设计技巧总结-21

3.3 小结-21

4.版图设计的主要验证-22

4.1 DRC-22

4.2 LVS-23

4.3 小结-25

5.总结-26

参考文献-27

致谢-28

相关论文资料:
最新评论
上传会员 一点点 对本文的描述:本课题在学习了Cadence软件下Virtuoso工具,进行简单CMOS版图设计后,选择了小型数字电路模块DFF和模拟电路模块OP进行版图设计,这是因为这两个模块是大规模版图设计中使用较频繁的模......
发表评论 (我们特别支持正能量传递,您的参与就是我们最好的动力)
注册会员后发表精彩评论奖励积分,积分可以换金币,用于下载需要金币的原创资料。
您的昵称: 验证码: