需要金币:1000 个金币 | 资料包括:完整论文 | ||
转换比率:金额 X 10=金币数量, 例100元=1000金币 | 论文字数:6229 | ||
折扣与优惠:团购最低可5折优惠 - 了解详情 | 论文格式:Word格式(*.doc) |
摘要:接数字频率合成技术(DDS)是指利用D/A转换器将数据量式的信号转换成模拟量式信号的频率合成技术。为了在控制方式、控制频率等方面达到系统更高级的要求,利用FPGA设计的DDS系统,就可以满足系统的实现功能。现场可编程门阵列(FPGA)器件具备集成度高、可靠性高工作效率高、以及可编程等许多优点,FPGA还可以进行系统的修改和调试,因此利用FPGA设计的DDS电路简单,性能稳定可靠,可以满足绝大多数的通信系统。本次设计是建立在DDS的工作原理基础上,以FPGA_ EP2C5T144C8N芯片来设计DDS系统的重要部分,利用VHDL语言编写程序,最后在QuartusⅡ平台上进行调试、仿真,利用AS1117AR3.3、DAC7512、NLASB3157 、MCP6004四运算放大器完成输出五种不同幅度和频率可调的波形,实现了设计的要求。 关键字:FPGA; DDS; QuartusⅡ
目录 摘要 Abstract 绪论-1 第一章 系统的设计方案-2 1.1 DDS的原理及性能特点-2 1.1.1 DDS的原理-2 1.1.2 DDS的优点和缺点-2 1.2 DDS的理论分析-2 1.2.1 DDS采样量化-2 1.2.2 DDS的基本参数-3 1.2.3 相位累加器-4 1.2.4 移相原理-5 1.2.5 D/A模块转换-5 1.2.6 滤波器模块-6 1.3硬件开发的原理-6 1.3.1 FPGA的概述-6 1.3.2 VHDL语言的概述-6 1.3.3 QuartusⅡ的介绍-7 第二章 硬件设计-8 2.1 FPGA_EP2C5T144C8芯片简介-8 2.2 电源电路-10 2.3 DAC7512芯片简介-11 2.4 MCP6004四运算放大器-11 2.5 NLASB3157芯片-12 第三章 软件设计-13 3.1 时钟控制程序-13 3.2 幅度控制程序-16 3.3 相位控制模块程序-20 3.4 D/A模块程序-21 3.5 频率控制综合输出程序-22 3.6 波形选择输出程序-23 第四章 系统实现-24 4.1 FPGA 下载-24 4.2 硬件调试-24 4.3输出波形-25 总结-25 致谢-26 参考文献-26 附录-27 附A 原理图-27 附B PCB图-27 |